ERC-Prüfungen ausgeführt und alle Kondensatoren (C1–C10) auf mindestens 16 V, Widerstände (R12–R21) auf 0.25 W aktualisiert.
Nicht automatisch ausführbar (benötigt manuelle Aktionen)
PCB-Layout-Review: Footprint-Übertragung, Platzierung, Bohrungsprüfung und DRC für J11/J12.
Erfolgskriterien-Bewertung
JST-SM-Steckverbinder im Schaltplan vorhanden: ✅
Pins benannt und Netze korrekt angeschlossen: ✅
Footprints noch nicht ins PCB-Layout integriert: ❌
DRC im Layout nicht geprüft: ❌
BOM-Aktualisierung (MPNs) erfolgt: ✅
Empfohlener nächster Schritt
Übertrage die Footprints von J11 und J12 manuell ins PCB-Layout. Platziere sie nahe den SELV-Ausgangsterminals, reserviere den Platz und füge Silkscreen-Markierungen hinzu. Führe anschließend die DRC durch, um etwaige Clearance-Fehler zu beseitigen, und aktualisiere die BOM endgültig.
Wirelessly connects nets on schematic. Used to organize schematics and separate functional blocks. To wirelessly connect net portals, give them same designator. #portal
Wirelessly connects power nets on schematic. Identical to the net portal, but with a power symbol. Used to organize schematics and separate functional blocks. To wirelessly connect power net portals, give them the same designator. #portal #power
A generic fixed inductor for rapid developing circuit topology. *You can now change the footprint and 3D model at the top level anytime you want. This is the power of #generics