GPS 모듈 회로 개발

Set Datasheet URL to "https://www.lcsc.com/datashee..." on U1 and Set Datasheet URL to "https://datasheet.lcsc.com/lc..." on U2

0:07

Set U1's Datasheet URL to "https://www.lcsc.com/datasheet/C500608.pdf"

Set U2's Datasheet URL to "https://datasheet.lcsc.com/lcsc/1809081207_Richtek-Tech-RT9013-33GB_C47773.pdf"

5 days

Execution stopped due to insufficient credits.

4:39

Running design review.

Started: ERC 검토와 미연결 핀 정리 진행

5 days

Execution stopped due to insufficient credits.

4:02

Analyzing the schematic.

Running design review.

Running design review.

5 days

Renamed project

Renamed to: "AT6558R GPS Module"

5 days

0:00

Work done
  • U1 중심 GPS 모듈 회로를 완성했습니다. 전원용 U2 + J1, UART용 J2 + R1/R2, RF용 J3 + D1 + L1 + L2, 클록용 Y1/Y2, 백업 전원용 J4와 필수 바이패스 커패시터들을 추가하고 모두 배선했습니다.
  • 데이터시트 기반으로 VIN_5V, 3V3, VDD_ANA, VDD_RF, VDD_PLL, VDD12BB, VDD12BK, VX_OUT, XREF_26M, ANT_BIAS, RF_IN, UART0_TXD, UART0_RXD, V_BCKP 넷을 구성했고, 내부 DCDC 미사용 기본안에 맞춰 미사용 핀은 no-connect 처리했습니다.
  • 프로젝트를 AT6558R GPS Module로 이름 변경했고, 설계 기준은 Project Specification, 구현 결정과 검토 결과는 Design Notes에 기록했습니다.
Success criteria review
  • ✅ AT6558R-5N32 기반 GPS 모듈 회로와 블록 구성이 문서/회로도에 반영됨
  • ✅ 메인 칩 및 지원 회로(전원, RF, 호스트 인터페이스, 클록, 백업)가 프로젝트에 추가되고 연결됨
  • ✅ ERC 기준으로 floating pin, missing power, undriven net, single-pin net 문제 없이 검토 완료
Next steps
  • 원하시면 다음 단계로 바로 PCB 레이아웃을 진행하겠습니다: 보드 크기 산정, stackup 설정, U1 주변 디커플링 배치, J3 RF 경로 최적화, 커넥터 배치까지 이어서 할 수 있습니다.
  • 추가로 원하면 레이아웃 전에 U2 전원 블록의 간단한 시뮬레이션도 진행할 수 있습니다.
5 days

Refine this doc
Ask about this doc
Project Specification
Design Summary
Status: Draft
Manufacturing target: Prototype
Software / firmware: TBD

Scope
Purpose
AT6558R-5N32를 메인 칩으로 사용하는 GNSS/GPS 수신 모듈 회로를 설계한다. 본 보드는 5V 입력을 받아 3.3V 전원을 생성하고, 외부 안테나 입력, UART 호스트 인터페이스, RTC 백업 전원 옵션, TCXO/RTC 기준 클록을 포함하는 독립형 GPS 프런트엔드로 동작한다.
In scope
  • AT6558R-5N32 기반 수신 코어 회로
  • 5V 입력에서 3.3V 생성하는 전원부
  • TCXO 기준 클록 및 32.768 kHz RTC 크리스털 회로
  • RF 입력, active antenna bias, RF ESD 보호
  • UART 호스트 인터페이스 및 기본 직렬 저항
  • 백업 전원 입력 옵션
  • 회로도 수준 검토 및 ERC 점검
Out of scope
  • PCB 배치 및 RF 임피던스 제어 레이아웃
  • 안테나 자체 설계
  • 펌웨어 프로토콜 상세 설정
  • 금속 실드 캔 및 인증 시험 문서

System context
이 보드는 호스트 MCU 또는 USB-UART 어댑터와 UART로 연결되는 GNSS 수신 모듈이다. 외부 U.FL 안테나를 통해 GNSS 신호를 입력받고, TCXO 기준 클록과 RTC 백업 블록을 사용해 안정적인 수신과 빠른 재기동 옵션을 제공한다.
Key interfaces
  • 전원 입력: 5V 2핀 헤더
  • 주 통신: UART 1x4 헤더 (GND, TXD, RXD, 3V3)
  • RF 입력: U.FL 50 Ohm 커넥터
  • 백업 전원: 2핀 헤더 (optional)
Architecture

Diagram


5V Input Header LDO 3.3V Power AT6558R-5N32 U.FL Antenna RF ESD Bias and Match 26MHz TCXO 32.768kHz RTC Crystal Backup Supply Header UART Host Header

Requirements
Functional
  • 보드는 AT6558R-5N32를 이용해 GNSS/GPS 신호를 수신해야 한다.
  • 보드는 UART0 기본 핀을 통해 위치 데이터를 호스트로 출력해야 한다.
  • 보드는 외부 active antenna 연결을 지원해야 한다.
  • 보드는 TCXO 기준 클록과 RTC 저속 클록을 포함해야 한다.
  • 보드는 optional backup supply 입력을 지원해야 한다.
Electrical
  • 입력 전원: 5V nominal
  • 주 전원 레일: 3.3V for VCORE and VDD_IO
  • 내부 LDO 출력 핀은 데이터시트 권장 커패시터로 바이패스한다.
  • RF 입력은 ESD 보호와 active antenna bias LC 네트워크를 포함한다.
  • UART TX/RX는 22 Ohm 직렬 저항을 포함한다.
Mechanical / environmental
  • 외부 안테나는 U.FL 커넥터로 연결한다.
  • TCXO와 RF 입력부는 향후 PCB에서 짧은 배선과 충분한 그라운드 참조가 필요하다.
  • 동작 온도 목표는 일반 GNSS 모듈 수준으로 두되, 구체 BOM 선택 시 확인한다.

Key constraints
  • 데이터시트 권장 회로를 우선 적용한다.
  • RF 입력 경로는 최대한 단순하게 유지한다.
  • VDD12BK 1uF는 backup supply 사용 여부와 무관하게 반드시 유지한다.
  • DX_IN/DX_OUT는 내부 DCDC를 사용하지 않는 기본안에서는 연결하지 않고 부동 처리한다.
  • ON_OFF는 정상 동작을 위해 high 상태를 유지한다.

Dependencies and risks
Dependencies
  • TCXO 출력 형식과 공급 전압이 XREF 입력 조건과 호환되어야 한다.
  • 외부 active antenna 전류가 ANT_BIAS 한계 내에 있어야 한다.
  • PCB 단계에서 RF 경로와 접지 설계 품질이 최종 성능에 직접 영향한다.
Key risks
  • RF 매칭 소자 값은 PCB와 안테나 조합에 따라 미세 조정이 필요할 수 있다.
  • 잘못된 TCXO 선택은 TTFF와 감도에 영향을 줄 수 있다.
  • active antenna bias 배선이 길거나 노이즈가 크면 false detect가 발생할 수 있다.

Validation
Success criteria
  • AT6558R-5N32 기반 GPS 모듈 블록 구성이 문서와 회로도에 반영된다.
  • 전원, RF, 클록, UART, 백업 블록이 모두 회로도에 포함된다.
  • 데이터시트 기반 필수 커패시터와 보조 소자가 누락되지 않는다.
Planned checks
  • 전원 레일 및 전원핀 연결 확인
  • UART TX/RX 연결 확인
  • RF 입력, ANT_BIAS, ESD 경로 확인
  • RTC crystal 및 TCXO 연결 확인
  • unused pin no-connect 설정 확인
  • ERC 확인

Release-facing notes
Expected deliverables
  • Schematic
  • BOM
  • Design notes
  • Project specification
Special release notes
  • RF matching network는 레이아웃 단계에서 조정 가능성을 염두에 두고 배치한다.
  • backup supply header는 optional 기능으로 간주한다.
  • active antenna 사용 시 ANT_BIAS 필터 소자를 RF 커넥터 근처에 배치한다.

Change notes / open questions
Changes in this revision
  • AT6558R-5N32 기반 블록 다이어그램 정의
  • 5V 입력, 3.3V LDO, U.FL RF 입력, UART 헤더, backup header 기본 구조 확정
  • 데이터시트 기반 TCXO, RTC crystal, ANT_BIAS, DX_IN/DX_OUT 정책 반영
Open questions
  • 1PPS를 별도 헤더로 분리할지 여부
  • backup supply를 코인셀, 슈퍼캡, 또는 미장착 옵션으로 둘지 여부
  • 최종 RF matching 소자 값이 레이아웃 이후 변경될 필요가 있는지 여부

    Design Summary

    Scope

    System context

    Requirements

    Functional

    Electrical

    Mechanical / environmental

    Key constraints

    Dependencies and risks

    Validation

    Release-facing notes

    Change notes / open questions

Documents

    GPS 모듈 설계 노트

    Project Specification

Assets

No assets added.

AT6558R GPS Module

AT6558R GPS Module thumbnail
AT6558R-5N32 기반 GNSS/GPS 수신 모듈 회로 설계

Properties

Properties describe core aspects of the project.

Pricing & Availability

Distributor

Qty 1

Arrow

$1.01–$1.89

Digi-Key

$2.90–$4.10

LCSC

$4.14–$4.20

Mouser

$4.41

TME

$1.42

Verical

$1.61–$4.03

Controls